SciELO - Scientific Electronic Library Online

 
 número37Desarrollo de un Sistema Inmersivo de Realidad Virtual basado en Cabina Multipersonal y Camino sin Fin índice de autoresíndice de materiabúsqueda de artículos
Home Pagelista alfabética de revistas  

Servicios Personalizados

Revista

Articulo

Indicadores

Links relacionados

  • No hay artículos similaresSimilares en SciELO

Compartir


Polibits

versión On-line ISSN 1870-9044

Polibits  no.37 México ene./jun. 2008

 

Regular papers

 

Implementación de Filtros Digitales Tipo FIR en FPGA

 

Implementation of Digital Filters of FIR Type in FPGA

 

Jesús Antonio Álvarez Cedillo1, Klauss Michael Lindig Bos2, Gustavo Martínez Romero3

 

1 Centro de Innovación y Desarrollo Tecnológico en Cómputo del Instituto Politécnico Nacional, México, D. F. (teléfono: 57296000 Ext. 52535; e–mail: jaalvarez@ipn.mx).

2 Dirección de Cómputo y Telecomunicaciones del Instituto Politécnico Nacional, México, D. F. (teléfono: 57296000 Ext. 52536; e–mail: mlindig@ipn.mx).

3 Centro de Investigación e Innovación Tecnológica Unidad Azcapotzalco del Instituto Politécnico Nacional, México, D. F. (teléfono: 57296000 Ext. 52535; e–mail: gumartinezr@ipn.mx).

 

Manuscrito recibido el 13 de marzo del 2008.
Manuscrito aceptado para su publicación el 16 de junio del 2008.

 

Resumen

En este artículo se hace la descripción del diseño de un filtro digital tipo FIR con ocho bits de ancho de datos. Este sistema ha sido implementado en un FPGA (SPARTAN 3E de XILINX) y posee un software que realiza el cálculo de los coeficientes del filtro y la reconfiguración del hardware. Las pruebas se realizaron usando el programa MATHLAB para verificar su funcionamiento.

Palabras clave: Filtros digitales, tratamiento digital de señales, FPGA, VHDL, FIR.

 

Abstract

This paper presents the description of development of digital filter of FIR type with eight bits data transmission. This system was implemented in FPGA (SPARTAN 3E by XILINX) and includes the software for calculation of filter coefficients and hardware reconfiguration. The experiments were conducted using simulation in MATHLAB.

Key words: Digital filter, digital signal processing, FPGA, VHDL, FIR.

 

DESCARGAR ARTÍCULO EN FORMATO PDF

 

REFERENCIAS

[1] Willis J. Tompkins. Biomedical digital signal procesing. Prentice Hall, may, 1993.         [ Links ]

[2] Xilinx The progamable logic databook. SPARTAN3 , marzo 2 de 2007.         [ Links ]

[3] J.G., Proakis, Dimitris G. Manolakis. Tratamiento digital de señales. Prentice Hall, 1997.         [ Links ]

[4] Samuel Stearms, Ruth A. David. Signal procesing algoritms". Prentice Hall, 1997.         [ Links ]

[5] Binary numbering systems. Altera Corporation, 1997        [ Links ]

[6] R. W. Hamming. Digital filters. Prentice Hall, 1989.         [ Links ]

[7] Using select–RAM memory in XC4000 series FPGA's". Xilinx aplication note, july 7, 1996.         [ Links ]

[8] A CPLD VHDL introduction. Xilinx application note, january 12, 1998.         [ Links ]

[9] Digital signal processing toolbox. The MathWorks Inc., 1992–2001.         [ Links ]

Creative Commons License Todo el contenido de esta revista, excepto dónde está identificado, está bajo una Licencia Creative Commons