SciELO - Scientific Electronic Library Online

 
vol.53 número2Ley de reflexión para espejos planos en movimiento relativista índice de autoresíndice de assuntospesquisa de artigos
Home Pagelista alfabética de periódicos  

Serviços Personalizados

Journal

Artigo

Indicadores

Links relacionados

  • Não possue artigos similaresSimilares em SciELO

Compartilhar


Revista mexicana de física E

versão impressa ISSN 1870-3542

Rev. mex. fís. E vol.53 no.2 México Dez. 2007

 

Enseñanza

 

Basic circuits to design switched–based DC–DC converters

 

F. Sandoval–Ibarraª, J.R. Mercado–Morenob and L.H. Urióstegui–Vázquezb

 

ª CINVESTAV–Guadalajara Unit, Prol. Av. López–Mateos Sur, 590, Guadalajara Jal, México, e–mail: sandoval@cts-design.com

b Mabe, Investigación y Desarrollo, Parque Industrial Jurica, 76120 Querétaro Qro., México, e–mail: juan.mercado@mabe.com.mx, luis.uriostegui@mabe.com.mx

 

Recibido el 28 de junio de 2005
Aceptado el 26 de marzo de 2007

 

Abstract

The purpose of this paper is twofold. On one hand, basics on switched circuits for designing a DC–DC converter are presented and, on the other hand, power electronics definitions associated with simple electrical networks are mentioned. In the analysis of these networks, it is necessary to take into account not only converters' non–idealities but also how to minimize power losses. Since power losses may be minimized by increasing the clock frequency of switched–based converters, experimental results of basic clock generators are presented. These generators were implemented with low–cost components.

Keywords: Electric circuits; power electronics; oscillators.

 

Resumen

El propósito de este artículo es doble. Por un lado, se presentan conceptos básicos de circuitos conmutados para diseñar un convertidor CD–CD y, por el otro, se rescatan definiciones de electrónica de potencia asociadas a redes eléctricas simples. En el análisis de esas redes es necesario tomar en cuenta no solo las no idealidades de los convertidores sino también cómo minimizar pérdidas de potencia. Porque las perdidas de potencia pueden ser minimizadas aumentando la frecuencia de reloj de los convertidores conmutados, se presentan resultados experimentales de generadores de reloj. Estos circuitos fueron implementados con componentes de bajo costo.

Descriptores: Circuitos eléctricos; electrónica de potencia; osciladores.

 

PACS: 84.30.–r; 84.30.Jc; 84.30.Ng

 

DESCARGAR ARTÍCULO EN FORMATO PDF

 

Acknowledgments

Authors wish to thank the anonymous reviewer for his helpful comments and critical review.

 

References

1. F. Callias, F.H. Salchli, and D. Girard, IEEE Journal of Solid–State Circuits 24 (1989).        [ Links ]

2. L.S.Y. Wong et al., IEEE J. of Solid–State Circuits 39 (2004) 2446.        [ Links ]

3. K. Lee, S.J. Lee, and H.J. Yoo, IEEE Trans. on VLSI Sys. 14 (2006) 148.        [ Links ]

4. V. Litivsky, M. Saviae, and Z. Mraearica, HAIT J. of Sc. and Eng. B. 2 (2005) 476.        [ Links ]

5. E. Vargas–Calderón and M.S. thesis, CINVESTAV–Guadalajara Unit, Jalisco, México, 2005 (in Spanish).        [ Links ]

6. J. Terry et al, IEEE J. of Solid–State Circuits SC–12 (1977) 592.        [ Links ]

7. F. Sandoval–Ibarra and E. Montoya–Suárez, Rev. Mex. Fís. E 50 (2004) 114.        [ Links ]

8. R.S. Muller and T.I. Kamins, Electrónica de los Dispositivos para Circuitos Integrados, 1st edition (LIMUSA, México, 1982) p. 454.        [ Links ]

Creative Commons License Todo o conteúdo deste periódico, exceto onde está identificado, está licenciado sob uma Licença Creative Commons