Servicios Personalizados
Revista
Articulo
Indicadores
- Citado por SciELO
- Accesos
Links relacionados
- Similares en SciELO
Compartir
Revista mexicana de física
versión impresa ISSN 0035-001X
Rev. mex. fis. vol.53 no.1 México feb. 2007
Instrumentación
A noise tolerant technique for submicron dynamic digital circuits
F. MendozaHernándezª y M. LinaresArandab
ª Intel GDC, Guadalajara, Jal, México, email: fernando.mendoza.hernandez@intel.com
b Depto. de Electrónica, Instituto Nacional de Astrofísica, Óptica y ElectrónicaINAOE, PO. Box 51, Puebla, Pue., 72000, México, email: mlinares@inaoep.mx
Recibido el 1 de septiembre de 2006
Aceptado el 31 de octubre de 2006
Abstract
Signal integrity issues are a main concern in high performance circuits due to technological advancement. The smaller size of the CMOS transistors together with the increasing use of dynamic logic has brought signal integrity issues to the forefront. Hence it is necessary to develop noisetolerant circuit techniques that will tolerate noise effects with slight performance penalties. In this paper a new noise tolerant dynamic digital circuit technique is proposed and demonstrated. Simulation results for CMOS AND gate show that the proposed technique has an improvement in the ANTE metric of 3.4x over conventional dynamic logic. A onebit carry lookahead adder implemented with the proposed technique has been designed and fabricated using an AMS 0.35 μm CMOS Nwell process. The experimental results show the noise immunity improvements of ANTE by 2.1x over the conventional dynamic circuit.
Keywords: Crosstalk; noise tolerance; CMOS integrated circuits.
Resumen
Los avances de la tecnología de circuitos integrados CMOS de muy alta escala de integración VLSI (VeryLarge Scale Integration) han permitido obtener microprocesadores rápidos y de bajo consumo de potencia aplicables a sistemas portátiles, inalámbricos y multimedia. La obtención de estos microprocesadores ha sido posible gracias al escalamiento de las dimensiones de los transistores y de sus interconexiones. Sin embargo, cuando los circuitos integrados se reducen (escalan), el ruido de acoplamiento entre las interconexiones degrada el desempeño de los sistemas. Debido a esto, es necesario desarrollar técnicas de tolerancia a ruido que reduzcan los efectos del ruido con mínima degradación de desempeño de los circuitos y sistemas. En este artículo se propone una nueva técnica de tolerancia al ruido de acoplamiento. Los resultados muestran que esta técnica mejora la robustez de los circuitos comparada con la obtenida con otras técnicas recientemente publicadas y consideradas de alta tolerancia al ruido de acoplamiento. La efectividad de la técnica propuesta es verificada mediante resultados experimentales obtenidos de un circuito sumador completo diseñado y fabricado utilizando una tecnología CMOS AMS de 0.35 μm.
Descriptores: Ruido de acoplamiento; tolerancia a ruido; circuitos integrados CMOS.
PACS: 07.50.Hp; 85.40.e; 85.40.Ry
DESCARGAR ARTÍCULO EN FORMATO PDF
Acknowledgments
This work has been partially supported by the Consejo Nacional de Ciencia y Tecnología (CONACyT, México) under grant No. 51511Y.
References
1. K. Roy, S. Mukhopadyay, and H. MahmoodiMeimand, Proceedings of the IEEE 91 (2003) 305. [ Links ]
2. K. Bernstein et al., (Kluwer Academic Publishers, 1999). [ Links ]
3. K. Rahmat, O.S. Nakagawa, SY. Oh, J. Moll, and W.T. Lynch, HP Labs, HPL95123, Tech. R., Nov. 1995. [ Links ]
4. D. Sylvester, C. Hu, O.S. Nakagawa, and SY. Oh, Proc of the 1998 Symposium on VLSI Technology (1998) p. 42. [ Links ]
5. R. Ho, K.W. Mai, and M.A. Horowitz, Proceedings of the IEEE 89 (2001) 490. [ Links ]
6. J. Cong, Z. Pan, L. He, CK. Koh, and KY Khoo, Proceedings of the IEEE International Conference on ComputerAided Design (Nov. 1997) p. 478. [ Links ]
7. L. Ding and P. Mazumder, IEEE Trans. on VLSI Systems 12 (2004) 910. [ Links ]
8. G. Balamurugan and N.R. Shanbhag, IEEE J. of SolidState Circuits 36 (2001) 273. [ Links ]
9. S. Bobba and I.N. Hajj, Twelfth Annual IEEE International ASIC/SOC Conference (1999) 54. [ Links ]
10. F. Mendoza Hernández, PhD thesis, INAOE August 2003. [ Links ]
11. F. Mendoza Hernández, M. Linares, and V.H. Champac. Proceedings of the IEEE International Symposium on Circuits and Systems (2004) II489. [ Links ]
12. N.H.E. Weste and K. Eshraghian, Principles of CMOS VLSI Design A System Perspective (AddisonWesley publishing Co., 1993). [ Links ]
13. S.H. Choi, D. Somasekhar, and K. Roy, Microelectronics Journal 33 (2002) 835. [ Links ]
14. G.A. Katopis, Proceedings of the IEEE 73 (1985) 1405. [ Links ]
15. L. Wang and N.R. Shanbhag, Proceedings of the IEEE International Symposium on Circuits and Systems (1999) 549. [ Links ]
16. O. GonzálezDíaz, M. Linares Aranda, and F. Mendoza Hernández, Proceedings of the IEEE International Midwest Symposium on Circuits and Systems (2006). [ Links ]