SciELO - Scientific Electronic Library Online

 
vol.48 número6Pattern formation in oscillatory granular flowsFabricación de niobato de litio periódicamente polarizado para óptica no lineal índice de autoresíndice de materiabúsqueda de artículos
Home Pagelista alfabética de revistas  

Servicios Personalizados

Revista

Articulo

Indicadores

Links relacionados

  • No hay artículos similaresSimilares en SciELO

Compartir


Revista mexicana de física

versión impresa ISSN 0035-001X

Rev. mex. fis. vol.48 no.6 México dic. 2002

 

Instrumentación

 

Computerized DLTS system to characterize deep levels in semiconductors

 

Alejandro Ávila García and Mario Alfredo Reyes Barranca

 

Centro de Investigación y de Estudios Avanzados del Instituto Politécnico Nacional Departamento de Ingeniería Eléctrica. Sección de Electrónica del Estado Sólido. Apartado Postal 14-740. México, D.F. 07300. email: aavila@gasparin.solar.cinvestav.mx

 

Recibido el 7 de diciembre de 2001.
Aceptado el 6 de marzo de 2001.

 

Abstract

A computerized system for deep level characterization in semiconductors has been set up. It is based on the well known DLTS (Deep Level Transient Spectroscopy) technique, but high versatility for data manipulation is achieved through an analog-to-digital conversion card (A/D) that digitizes capacitance transients. These transients are analyzed to provide information on the traps within the semiconductor. A PC-based program in Basic control acquisition, storage, analysis and presentation of results. The system is able of obtaining the desired parameters by only one temperature scan, which is an important advantage, taking into account the experimental time experimentally needed for the measurement. Experimental results for a silicon PIN power structure are shown, to illustrate its performance.

Keywords: DLTS; computerized; characterization.

 

Resumen

Se construyó un sistema computarizado para caracterizar niveles profundos en semiconductores. Se basa en la bien conocida técnica DLTS (Espectroscopa de Transitorios de Niveles Profundos), pero se obtiene gran versatilidad en el manejo de los datos porque usa una tarjeta de conversión analógico-digital (A/D) para digitalizar transitorios de capacitancia. Estos transitorios son analizados para obtener información de las trampas dentro del semiconductor. Una computadora personal controla la adquisición, almacenamiento, análisis y presentación de los resultados de los datos. Se desarrolló un programa en lenguaje Basic para alcanzar todos estos objetivos. Además de su versatilidad, el sistema es capaz de obtener los parámetros deseados con solo un barrido en temperatura, lo cual es una ventaja importante en relación con el tiempo necesario experimentalmente para realizar la medición. Para ilustrar su funcionamiento, se muestran los resultados obtenidos para una estructura de potencia de silicio tipo PIN.

Descriptores: DLTS, computarizado, caracterización.

 

PACS: 07.500tf; 71.55.-I; 85030.De

 

DESCARGAR ARTÍCULO EN FORMATO PDF

 

References

1. M. Lannoo, J. Bourgoin, Point Defects in Semiconductors (Vol. 1), Theoretical Aspects (Springer-Verlag, Berlin, 1981).         [ Links ]

2. S.K. Ghandhi, Semiconductor Power Devices (John Wiley and Sons, New York, 1977).         [ Links ]

3. J.P. McKelvey, Solid State and Semiconductor Physics (Harper and Row, New York, 1966).         [ Links ]

4. D.K. Schroder, Semiconductor Material and Device Characterization (John Wiley & Sons, Inc., New York, 1990).         [ Links ]

5. P. Blood and J.W. Orton, The Electrical Characterization of Semiconductors: Majority Carriers and Electron States (Academic Press, London, 1992).         [ Links ]

6. L.R. Weisberg and H. Schade, J. Appl. Phys. 39 (1968) 5149.         [ Links ]

7. J.C. Carballes and J. Lebailly, Solid State Commun. 6 (1968) 167.         [ Links ]

8. M.C. Driver and G.T. Wright, Proc. Phys. Soc. (London) 81 (1963)141.         [ Links ]

9. M.G. Buehler, Sol. St. Electron. 15 (1972) 69.         [ Links ]

10. C.T. Sah and V. C. K. Reddi, IEEE Trans. ED-11 (1964) 345.         [ Links ]

11. L. Forbes and C.T. Sah, IEEE Trans. ED-16 (1969) 1036.         [ Links ]

12. W.G. Oldham and S. S. Naik, Sol. St. Electron. 15 (1972) 1085.         [ Links ]

13. C. Ghezzi, Appl. Phys. A 26 (1981) 191.         [ Links ]

14. D.V. Lang, J. Appl. Phys. 45 (1974) 3023.         [ Links ]

15. A. Avila, Caracterización de niveles profundos en semiconductores mediante la técnica de DLTS, Tesis de Maestría, CINVESTAV del I.P.N., Dep. de Ingeniería Eléctrica (SEES), México, D. F., 1983.         [ Links ]

16 . M. Lannoo, and J. Bourgoin, Point Defects in Semiconductors (Vol. 2), Experimental Aspects, (Springer-Verlag, Berlin, 1981).         [ Links ]

17. G.L. Miller, J.V. Ramirez and D.A.H. Robinson, J. Appl. Phys. 46 (1975)2638.         [ Links ]

18. D.S. Day, M.Y. Tsai, G.B. Streetman and D.V. Lang, J. Appl. Phys. 50 (1979) 5093.         [ Links ]

19. A. Ávila, A. Reyes, A. Escobosa, Sistema de DLTS basado en el uso de una tarjeta de conversión analógico-digital (A/D), Informe Técnico no. 123, Serie Amarilla, Centro de Investigación y Estudios Avanzados del I. P. N., Departamento de Ingeniería Eléctrica (SEES), México, (junio de 1992).         [ Links ]

20. H.G. Maguire and A. Marshall, IEEE Trans on Instr. And Meas. IM-35 (3) (1986) 313.         [ Links ]

21. A. Avila G., A. Reyes B., IEEE Trans. onInstr. and Meas. 43(6) (1994) 936.         [ Links ]

22. A.H. Kalma and J.C. Corelly, Phys. Rev. 173 (1968) 734.         [ Links ]

23. J.W. Chen and A.G. Milnes, Ann. Rev. Mater. Sci. 10 (1980) 157.         [ Links ]

Creative Commons License Todo el contenido de esta revista, excepto dónde está identificado, está bajo una Licencia Creative Commons